
规范HMI差分信号线布线是保证高速接口如LVDS、USB、以太网等信号质量和EMC性能的关键。
差分对的两根信号线必须始终保持等长、等宽、等间距,并紧密耦合走线,间距应控制在2倍线宽以内。布线时优先使用差分阻抗计算工具确定线宽和间距,以达到目标阻抗,例如USB差分阻抗为90Ω,以太网为100Ω。差分对应尽可能在同一层走线,避免不必要的换层,如果换层,应在换层处为两根线都提供相邻的接地过孔。走线应远离噪声源和敏感电路,避免与单端信号线或其他差分对长距离平行走线。在差分对的始端和终端,根据需要放置共模扼流圈,例如CMZ2012A-900T,以抑制共模噪声。
在接收端附近,可以并联一对小电容到地,构成低通滤波,但需注意对信号边沿的影响。差分线对内两根线之间的长度偏差必须严格控制,通常要求小于5-10mil,过大的偏差会降低共模抑制比。
通过使用专业的PCB设计软件进行差分线布线约束设置和仿真,并结合音特电子的共模滤波器件,可以实现高性能、低EMI的差分信号传输。