
缩短EPS中功率器件栅极驱动回路是降低驱动噪声、改善开关波形和EMC的最有效措施之一。缩短回路即最小化驱动环路的面积和寄生电感。具体方法:
1.驱动IC紧贴功率管放置:将驱动芯片或模块物理上尽可能靠近被驱动MOSFET/IGBT的栅极和源极/发射极引脚。
2.采用集成驱动模块:选用将驱动IC、隔离、保护等功能集成在内的智能功率模块(IPM)或驱动模块,其内部互联极短。
3.优化PCB走线:栅极和源极驱动走线应平行、紧靠,最好在相邻层上下重叠走线,形成微小环路。
4.使用门极电阻贴片封装:将门极电阻使用0402或0603封装的贴片电阻,并直接放置在栅极引脚和驱动走线之间。
5.多层板利用:在多层板中,可将驱动走线布在内层,上下用地层屏蔽,进一步减少对外干扰。