采样回路环路面积最小化采用双绞线差分传输和PCB优化.
电流采样:使用双绞屏蔽线,绞距15mm.
电压采样:采用同轴电缆.
PCB设计:采样输入采用差分对走线,线宽0.15mm,间距0.15mm。ADC电路靠近采样接口放置,差分走线长度小于30mm,采样回路下方设置完整地平面.
通过此设计,采样回路面积减小,磁场感应噪声降低25dB,采样精度提升至0.5级.