
伺服多级滤波如输入LC+输出共模电感若参数匹配不当,级联阻抗可能在某些频点形成谐振峰,放大噪声。避免谐振需进行系统阻抗分析与设计.
音特电子建议:首先利用仿真软件建立滤波器模型,包含CMZ共模电感、PBZ磁珠的实测S参数以及X/Y电容、电缆的寄生参数。通过仿真识别潜在的谐振频点通常在100kHz-5MHz之间。设计时,使前后两级滤波器的谐振频率错开,例如第一级LC滤波谐振点设在50kHz,第二级共模滤波谐振点设在500kHz。同时,在滤波网络中串联阻尼电阻,如在X电容上并联10Ω电阻,或在磁珠后串联小阻值电阻如2.2Ω,将Q值降低至1以下.
实测验证表明,优化后的多级滤波可将谐振峰抑制15dB以上,整体传导骚扰曲线平滑,满足EN55032标准要求.