是的,低压电源输出纹波过大会显著降低数字电路的抗扰性
电源纹波本质上是叠加在直流电压上的交流噪声;过大的纹波会减小数字IC的噪声容限,使其在受到外部干扰时更容易出现逻辑错误;同时纹波也会通过电源网络耦合到其他电路;解决之道是优化低压电源的滤波和稳压设计;在电源模块输出端使用LC或π型滤波器,如使用磁珠串联并结合多容值电容并联;确保反馈环路稳定,选择低噪声的LDO或开关稳压器.
为重要数字IC的电源引脚就近放置高质量的去耦电容,以提供干净的本地电源.