
设置变频器内部功率线与信号线之间的间距,是防止噪声耦合的关键设计规则。
间距设置需综合考虑电压差、耦合机制和布线层。基本原则是:电压差越大、电流变化率越高(di/dt)、电压变化率越高(dv/dt)的功率线,应与信号线保持更大的间距。
经验上,对于同一层平行走线,最小间距建议为:低压小信号之间≥2倍线宽;低压信号与功率线(如驱动信号)≥10倍线宽或1mm以上;高压功率线(如母线)与任何信号线≥20倍线宽或数毫米,具体需参考安规爬电距离要求并增加EMC裕量。如果功率线与信号线在不同层,应用地平面或电源平面作为隔离层,此时间距压力减小,但应避免在彼此正上方或正下方直接重叠走线。当无法满足间距时,必须在两者之间增加接地屏蔽线或采用屏蔽电缆。
设计时应利用PCB设计软件的间距约束规则进行检查。
通过近场耦合仿真或实测,可以验证间距是否足够。合理的间距设置,结合音特电子的隔离与屏蔽方案,能有效控制线间串扰。