GPU加速卡高频时钟PCIe Refclk 100MHz,DisplayPort 135MHz,HDMI 340MHz包地设计三要点:
1)时钟线两侧加地线,线宽≥5mil,间距≤2倍线宽;
2)地线上每5mm布地过孔连接完整地层,过孔间距≤λ/20;
3)包地线末端不得悬空,需通过过孔接入地层,严禁形成环形天线.
实测未包地时钟在3次谐波300MHz处辐射场强58dBμV/m,包地后降至43dBμV/m降幅15dB,同时时序裕量提升12%,该规则已写入GPU加速卡EMC设计规范.