多路采样互扰消除采用独立通道设计.
每路采样使用独立ADC芯片或ADC通道,如ADS8568.
模拟开关前每路加RC滤波1kΩ+100nF.
PCB布局:各路采样输入隔离,间距大于10mm,中间加接地guard ring。电源采用LDO单独供电,如TPS7A4701.
软件上采用分时采样,间隔大于10μs.
通过此设计,通道间串扰小于-80dB,采样精度独立,满足IEC 61869标准多通道同时采样要求.