
PCIe 6.0 高速走线承载 64GT/s PAM4 信号,其频谱分量延伸至 30GHz 但传导骚扰测试仅关注 30MHz 以下频段,高速走线本身不会直接贡献传导骚扰,但若 PCB 层叠设计不当高速信号的返回路径不连续,驱动强大的共模电流通过电源分配网络回流至输入端口则会显著抬升传导骚扰基底;音特电子实测对比:优化层叠的 AI推理卡高速信号邻层为完整地平面传导骚扰峰值 52dBμV,层叠不良板信号参考层被分割传导骚扰峰值 64dBμV 超标 6dB,影响量可达 10dB 以上;因此 PCIe 6.0 高速走线必须严格遵循信号完整性设计,保证参考平面完整,过孔周围设置回流地过孔,从源头抑制共模电流生成,传导骚扰自然降低.