
PCIe 6.0 接口采用 PAM4 信令对噪声极其敏感,EFT 测试时强共模干扰通过电源耦合至参考时钟或通过空间辐射影响差分对,可能导致链路 Equalization 失败、LTSSM 状态机复位表现为链路闪断与数据丢包;音特电子实测某未防护 AI推理卡在 ±2kV EFT 测试中 PCIe 链路每 3 秒发生一次重新训练吞吐量骤降 90%,解决方案是在 PCIe 参考时钟走线串联 22Ω 阻尼电阻并并联 ESDULC5V0D8B 超低电容 TVS,同时确保共模电感 CMZ2012A-900T 的地脚以最短路径连接至 PCB 地层;优化后 ±4kV EFT 测试期间 PCIe 链路持续保持 L0 状态,端到端 64GT/s 流量误码率 <1E-10,无任何链路闪断或数据包重传事件,PCIe 6.0 接口 EFT 防护需以信号完整性为前提低电容与低寄生电感是核心.